English  |  正體中文  |  简体中文  |  Items with full text/Total items : 43312/67235
Visitors : 2078302      Online Users : 29
RC Version 5.0 © Powered By DSPACE, MIT. Enhanced by NTU/NCHU Library IR team.

Please use this identifier to cite or link to this item: http://nchuir.lib.nchu.edu.tw/handle/309270000/116873

標題: 8 bits逐步逼近式類比數位轉換器
A 8-bits successive approximation ADC
作者: 林建彰
Lin, Jian-Jhang
Contributors: 陳德生;許恆銘
林維亮
中興大學
關鍵字: 類比數位轉換器
adc
日期: 2010
Issue Date: 2012-09-11 10:39:26 (UTC+8)
Publisher: 電機工程學系所
摘要: 近年來低功率的電子產品的需求是越來越重要,特別是應用於無線和感應器系統中。類比數位轉換器是此類系統中的重要原件,所以如何降低類比數位轉換器的耗電是一個熱門的研究題目。目前在低功率系統中主流的類比數位轉換器架構為電荷重新分佈式的循漸近式逼近法,本設計8bits逐步逼近式類比數位轉換器,主要研究了A/D轉換器中包含取樣保持電路、D/A轉換器、數位邏輯控制等設計。
The demand of low power electronic device is become strong these years, especially in wireless and sensor network devices. Analog to digital converter (ADC) is the key building block of these devices. Therefore, a hot research topic is to reduce ADC power consumption. A main ADC architecture for low power system is charge redistribution successive approximation register (SAR).In this thesis,8bits sar adc is designed. The main research is sample and hold circuit, D/A convert ,digital control logic etc.
Appears in Collections:[依資料類型分類] 碩博士論文

Files in This Item:

File SizeFormat
index.html0KbHTML550View/Open


 


學術資源

著作權聲明

本網站為收錄中興大學學術著作及學術產出,已積極向著作權人取得全文授權,並盡力防止侵害著作權人之權益。如仍發現本網站之數位內容有侵害著作權人權益情事者,請權利人通知本網站維護人員,將盡速為您處理。

本網站之數位內容為國立中興大學所收錄之機構典藏,無償提供學術研究與公眾教育等公益性使用。

聯絡網站維護人員:wyhuang@nchu.edu.tw,04-22840290 # 412。

DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU/NCHU Library IR team Copyright ©   - Feedback